Strona w budowie, zapraszamy wkrótce...

Zapraszamy już za:

[wpdevart_countdown text_for_day="Dni" text_for_hour="Godzin" text_for_minut="Minut" text_for_second="Sekund" countdown_end_type="date" font_color="#000000" hide_on_mobile="show" redirect_url="" end_date="21-09-2020 12:00" start_time="1600339301" end_time="0,1,1" action_end_time="hide" content_position="center" top_ditance="10" bottom_distance="10" ][/wpdevart_countdown]

Strona w budowie, zapraszamy wkrótce...

Siemens zaprojektował rozwiązanie, które może usprawnić globalną produkcję półprzewodników.

Siemens Digital Industries Software, jednostka niemieckiej firmy Siemens AG, poinformowała, że wprowadziła na rynek nowe oprogramowanie o nazwie Tessent Multi-die. Może ono silnie wpłynąć na to, jak efektywna jest produkcja półprzewodników. 

Zwykle chipy były pakowane w taki sposób, że jedna „paczka” (np. CPU, GPU, chipset, kontroler itd. ) zawierała jeden układ, jedną krzemową płytkę. Tego typu schemat nie jest dziś jedynym, i obecnie na rynek trafia coraz więcej rozwiązań o mieszanej charakterystyce (np. procesory Intel Core 12 generacji). Jednak testowanie (przemysłowe) tych chipów po ich wyprodukowaniu było trudne, ponieważ istnieje w nich kilka warstw płytek. Do teraz.

Jak podał szef działu Tessent firmy Siemens, Ankur Gupta, dotychczas Siemens musiał pracować nad testowaniem wraz z klientami indywidualnie dla każdego przypadku chipów. Testowanie jest kluczową częścią procesu tworzenia chipów, a port do ich testowania musi być zaprojektowany w chipie przed ich wykonaniem. Gupta wskazuje, że nowa koncepcja ma uniwersalny charakter.

Powiedział także, że ułatwienie procesu testowania chipów z zaawansowanym opakowaniem, określanym również jako opakowanie 2,5 i 3 wymiarowe (warstwowe) pomoże wzmocnić nową technologię. I rzeczywiście, to może być istotna zmiana, usprawniająca proces zapewnienia jakości chipów na poziomie przemysłowym.

Dodaj komentarz

Proszę wpisać swój komentarz!
Proszę podać swoje imię tutaj

POLECANE

Exit mobile version